



021-67676997

www.alinx.cn www.heijin.org



### PCIE 之 XDMA 进阶

黑金动力社区 2019-04-26

# 1 实验简介

本实验采用采用的平台是 AX7103 开发板,例程中通过配置 XDMA IP 的多种接口来实现了对 XILINX 的 XDMA IP 的测试,让大家更好地了解 XDMA IP 的各种接口的用途。

# 2 实验原理

### 2.1 例程简介

例程中 FPGA 端程序采用 XILINX 的 XDMA 进行设计。主要实现的功能是:添加了用户事件响应,增加了 M\_AXI\_LITE 及 M\_AXI\_BYPASS 端口外设通信的应用; PC 端的驱动和上位机的程序都是 XILINX 官方提供,资料路径在下方做了说明。

例程由三部分组成: FPGA 端程序、PCIe 卡驱动、PCIe 上位机测试程序。

FPGA 端程序: 负责建立与 PCIe 通信需具备的 FPGA 框架, PCIe 通信协议的构建;

PCIe 卡驱动:负责上位机测试程序与 PCIe 卡的数据交换:

PCIe 上位机测试程序:对例程的各个功能进行测试。

在进行 PCIe 测速例程之前,确保计算机为 WIN7(64位)或 WIN10(64位)系统。

# 2.2 硬件描述

这里忽略,见《PCIe 速度测试例程》教程相关章节。

# 3 程序设计

### 3.1 FPGA 程序

打开 Vivado 的 FPGA 工程,FPGA 程序位于如下图位置





设计中采用 XILINX 的 Block Design,Block Design 的程序设计可参考 PCIe\_test 例程的文档,打开 PCIe.bd:



可看到打开后的 PCIe 如下

黑金动力社区 2/30





程序模块说明: PCle 通信程序由 util\_ds\_buf、axi\_smc 、axi\_bram\_ctrl\_0、blk\_mem\_gen\_0、util\_vector\_logic\_0 、Reg\_wrAXI4lite\_0 、dat\_gen\_0、xlslice\_1、system\_ila\_0 及 xdma\_0 组成。

util\_ds\_buf 是对外部的 PCIe 输入时钟进行 buffer; axi\_smc 是 Master 和 Slave 接口设备互联的协议模块,例程中的作用是通过 M\_AXI 总线和 M\_AXI\_BYPASS 来控制 blk\_mem\_gen\_0 RAM; axi\_bram\_ctrl\_0 是 blk\_mem\_gen\_0 的控制器; util\_vector\_logic\_0 是逻辑非门,对用户信号处理; dat\_gen\_0 模块作用是产生数据及地址的测试信号,里面逻辑比较简单,用户自己可以去完善,用来验证 Reg\_wrAXI4lite\_0 的读写功能; Reg\_wrAXI4lite\_0 模块是自定义 IP,连接到 XDMA 模块,其功能是定义了一些用户可操作的寄存器,以便在进行 PCIe 通信时进行一些简单信号的交互,双字地址 0 到 9 为 FPGA 端可写寄存器,双字地址 10 到 19 为 FPGA 端可读寄存器; xlslice\_1 用来进行数据宽度变换,在这里连接 LED 灯(LED1、LED2、LED3、LED4),可用上位机控制控制 LED 状态; system\_ila\_0 是信号分析模块,用来进行调试的作用; XDMA\_0 模块是 PCIe 通信模块,内部具备 DMA 功能。

下面主要介绍下 XDMA\_0 模块配置和 dat\_gen\_0 模块的产生,其它不做介绍:

XDMA 0 模块配置如下:

1) 在 IP Catalog 中找到如下图中的 PCIe, 并双击。



黑金动力社区 3/30



2) 在弹出的对话框中选择自定义 IP:



3)按下图进行 Basic 栏设置,这里选择主要是 Mode、PCIe Lane、Link Speed、DMA 接口方式选择等,按图中设置即可。



黑金动力社区 4/30



4) PCIe ID 栏按下图红色框中设置,其它默认:



5) PCIe:BARs 如下设置、PCIe:MISC 中保持默认设置。



黑金动力社区 5/30





6) PCIe:DMA 主要设置 DMA 的参数: H2C 通道数、C2H 通道数、ID 设置,采用下图设置即可,然后单击 OK 即可完成设置。

黑金动力社区 6/30





### dat\_gen\_0 模块:

新建 dat\_gen.v 文件并添加到工程中如下图,内容这里不做介绍:



然后右击文件选择"Add Module to Block Design"即可添加到 PCIe.bd 中,如下图:

黑金动力社区 7/30





黑金动力社区 8/30





再把相应的线连接起来。

其它模块比较简单按工程设置设置即可,这里不做介绍。

然后在如下图中对各 AXI 总线模块的映射地址进行如下分配:



完成上述步骤后,右键单击 PCIe.bd 模块选择如下图中 "Create HDL Wrapper..." 的进行项层文件创建:

黑金动力社区 9/30





编译综合下载到 AX7103 的 FLASH 之前,还需做最后一个步工作,修改 XDMA IP 的 PCIe 管脚分配约束,该约束说明适应于 AX7103 开发板的 PCIe 所有例程。参考如下:

由于 vivado 软件生成的 XDMA IP PCIe 管脚约束是默认的,与 AX7103 开发板的硬件不相符,需自己修改 PCIe 管脚约束。打开 PCIe 相关例程,这里以 PCIe\_test 进行说明,按照红色框提示找到 PCIe\_xdma IPcore,如下图:

黑金动力社区 10/30





在打开的文件清单中找到下图中红色标注的.xdc PCle 管脚约束文件,并"Disable File",在顶层的 XDC 文件中进行约束。

黑金动力社区 11/30





修改完成后进行编译综合,然后下载到 AX7103 的 FLASH 中。把开发板插入计算机 PCIe 插槽(断电操作)。

# 3.2 PCle 驱动安装

驱动安装这里不做介绍,如已安装请忽略,否则请参考教程《PCIe 速度测试例程》相关驱动安装这一章节的内容。

### 3.3 上位机测试程序

上位机程序采用 XILINX 提供的 XDMA 的 WINDOW 测试程序进行测试,资料目录在"01\_学习教程之例程篇\demo\xilinx PCle 驱动相关资料\Windows 驱动源文件"下,如下图:

黑金动力社区 12/30





程序的打开软件为 VS2015 以上的版本, 官方采用的是 VS2015。

# 4 实验现象

接下来对例程的功能进行测试,测试之前先确认 PCIe 板卡已插入到电脑的 PCIe 插槽(务必断电插入):

1) 用户事件响应测试 也就是如下图中 FPGA 中程序中标红的这一部分,功能是用户按下开发板上的 KEY1 和 KEY2 键,这个用户事件会通过 XDMA 的 PCle 发送端口发送信号,上位机接收到这个用户事件后可以进行相应的动作,这里上位机的功能只是简单地显示相应的中断号。



打开上位机程序:

黑金动力社区 13/30





在这个界面下选择 user\_event 工程,VS 开发平台方面的问题这里不做支持。



运行后测试界面如下:

黑金动力社区 14/30



```
D:\xdma_driver_win_src_2017_4\build\x64\bin\user_event.exe
D:\xdma_driver_win_src_2017_4\build\x64\bin\user_event.exe
This application opens all user event device files (event_0 to event_15) and wa
ts on an event to be triggered.
When an event is triggered, a corresponding message is printed to the terminal.
This application loops indefinitely. To exit press CTRL-C.
Waiting on event_0...
Waiting on event_7...
Waiting on event_11...
Waiting on event_4...
Waiting on event_3...
Waiting on event_5...
Waiting on event_6...
Waiting on event_8...
Waiting on event_1...
Waiting on event_9...
Waiting on event_10...
Waiting on event_12...
Waiting on event_13...
Waiting on event_14...
Waiting on event_2...
Waiting on event_15...
```

按下 KEY1 和 KEY2 后界面为:



注意:由于按键直接相连,没有进行防抖处理,所以会出现界面中连续触发的情况,有兴趣的可以结合开发板的防抖程序试试效果。

2) M\_AXI 接口测试 也就是如下图中 FPGA 中程序中标红的这一部分,功能是上位机程序通过 PCIe 写入一定的数据到 FPGA 的 RAM 中,在 FPGA 中调试窗口中可以看到写入的数据,同时通过读取命令可以读出相应数据。

黑金动力社区 15/30





#### 上位机选择 xdma\_rw 工程



先进行读 RAM 测试,从 RAM 的 0 地址起读取 256Bytes,界面设置为:

黑金动力社区 16/30





运行后测试界面如下:

```
- - X
D:\xdma_driver_win_src_2017_4\build\x64\bin\xdma_rw.exe
         78 56 34 12 99 88 77 66 99 88 77 66 99 88 77 66
                                                                  xU4...wf..wf..wf
         99 88 77 66 99 88 77 66 99 88 77 66 99 88 77 66
0×0010:
                                                                  ..wf..wf..wf..wf
                                                                                       =
0×0020:
         99 88 77 66 99 88 77 66 99 88 77 66 99 88 77 66
                                                                  ..wf..wf..wf..wf
0×0030:
         99 88 77 66 99 88 77 66 99 88 77 66 99 88 77 66
                                                                  ..wf..wf..wf..wf
0×0040:
         99 88 77 66 99 88 77 66 99 88 77 66 99 88 77 66
                                                                  ..wf..wf..wf..wf
0×0050:
         99 88 77 66 99 88 77 66 99 88 77 66 99 88 77 66
                                                                  ..wf..wf..wf..wf
0×0060:
         99 88 77 66 99 88 77 66 99 88 77 66 99 88 77 66
                                                                  ..wf..wf..wf..wf
0×0070:
         99 88 77 66 99 88 77 66 99 88 77 66 99 88 77 66
                                                                  ..wf..wf..wf..wf
         99 88 77 66 99 88 77 66 99 88 77 66 99 88 77 66 99 88 77 66 99 88 77 66 99 88 77 66 99 88 77 66 99 88 77 66
0×0080:
                                                                  ..wf..wf..wf..wf
0×0090:
                                                                  ..wf..wf..wf..wf
0×00A0:
         99 88 77 66 99 88 77 66 99 88 77 66 99 88 77 66
                                                                  ..wf..wf..wf..wf
         99 88 77 66 99 88 77 66 99 88 77 66 99 88 77 66
0×00B0:
                                                                  ..wf..wf..wf..wf
0×00C0:
         99 88 77 66 99 88 77 66 99 88 77 66 99 88 77 66
                                                                  ..wf..wf..wf..wf
0×00D0:
         99 88 77 66 99 88 77 66 99 88 77 66 99 88 77 66
                                                                  ..wf..wf..wf..wf
         99 88 77 66 99 88 77 66 99 88 77 66 99 88 77 66
0×00E0:
                                                                  ..wf..wf..wf..wf
0×00F0: 99 88 77 66 99 88 77 66 99 88 77 66 99 88 77 66
                                                                  ..wf..wf..wf..wf
256 bytes received in 0.000090s
请按任意键继续. . .
```

然后进行写 RAM 测试,从 RAM 的 0 地址起写 8Bytes(0x78 0x56 0x34 0x12 0x12 0x34 0x56 0x78),界面设置为:

黑金动力社区 17/30





#### 运行的界面为:



如果同时进行调试,可以在 VIVADO 调试窗口看到如下图所示数据,是上位机写入的数据,低 8Bytes 有效。

黑金动力社区 18/30





再进行读 RAM 测试,从 RAM 的 0 地址起读取 256Bytes,界面设置为:



运行后可以看到如标红的所示 PCIe 上位机所写的内容, 与写的内容一致:

黑金动力社区 19/30



```
_ O X
D:\xdma_driver_win_src_2017_4\build\x64\bin\xdma_rw.exe
0x0000:
         78 56 34 12 12 34 56 78 99
                                                               xU4..4Ux..wf..wf
                                    88
                                        77 66 99 88 77 66
               77 66 77 88 77 66 99 88 77 66 99 88 77 66
0x0010:
                                                               ..wf..wf..wf..wf
           88
                                                                                   и×ии2и:
         99 88 77 66 99 88 77 66 99 88 77 66 99 88 77 66
                                                               ..wf..wf..wf..wf
0×0030:
         99 88
               77 66 99 88 77 66 99 88 77 66 99 88
                                                               ..wf..wf..wf..wf
         99 88 77 66 99 88 77 66 99 88 77 66 99 88 77 66
                                                               ..wf..wf..wf..wf
0×0040:
         99 88 77 66 99 88 77 66 99 88 77 66 99 88 77 66
0×0050:
                                                               ..wf..wf..wf..wf
0×0060:
               77 66 99
                        88
                           77 66
                                 99 88 77 66 99 88
                                                               ..wf..wf..wf..wf
         99
            88
0×0070:
         99 88 77 66 99 88 77 66 99 88 77 66 99 88 77 66
                                                               ..wf..wf..wf..wf
0×0080:
         99 88 77 66 99 88 77 66 99 88 77 66 99 88 77 66
                                                               ..wf..wf..wf..wf
0×0090:
         99 88 77 66 99 88 77 66 99 88 77 66 99 88 77 66
                                                               ..wf..wf..wf..wf
0×00A0:
         99 88 77 66 99 88 77 66 99 88 77 66 99 88 77 66
                                                               ..wf..wf..wf..wf
0×00B0:
         99 88 77 66 99 88 77 66 99 88 77 66 99 88 77 66
                                                               ..wf..wf..wf..wf
0×00C0:
         99 88 77 66 99 88 77 66 99 88 77 66 99 88 77 66
                                                               ..wf..wf..wf..wf
         99 88 77 66 99 88 77 66 99 88 77 66 99 88 77 66
0×00D0:
                                                               ..wf..wf..wf..wf
         99 88 77 66 99 88 77 66 99 88 77 66 99 88 77 66
0×00E0:
                                                               ..wf..wf..wf..wf
0×00F0: 99 88 77 66 99 88 77 66 99 88 77 66 99 88 77 66
                                                               ..wf..wf..wf..wf
256 bytes received in 0.000027s
请按任意键继续. . . _
```

3)M\_AXI\_BYPASS 接口测试 也就是如下图中 FPGA 中程序中标红的这一部分,功能是上位 机程序通过 PCIe 写入或读出一定的数据,然后在 FPGA 中通过 M\_AXI\_BYPASS 接口写入或读取 RAM 中的数据,在 FPGA 中调试窗口中可以看到写入的数据,同时通过读取命令可以读出相应数据。数据传输不需要 DMA 功能时可采用此接口。



上位机选择 xdma rw 工程

黑金动力社区 20/30





先进行读 RAM 测试,从 RAM 的 0 地址起读取 256Bytes,界面设置为:



运行后测试界面如下:

黑金动力社区 21/30





进行写 RAM 测试,从 RAM 的 0x10 地址起写 8Byte,(0x67 0x45 0x23 0x01 0x01 0x23 0x45 0x67 ), 界面设置为:



运行的界面为:

黑金动力社区 22/30





如果同时进行调试,可以在 VIVADO 调试窗口看到如下图所示数据,是上位机写入的数据。



再进行读 RAM 测试,从 RAM 的 0 地址起读取 256Bytes,界面设置为:

黑金动力社区 23/30





运行后可以看到如标红的所示 PCle 上位机所写的内容,与写的内容一致:



黑金动力社区 24/30



4)M\_AXI\_LITE 接口测试 也就是如下图中 FPGA 中程序中标红的这一部分,功能是上位机程序通过 PCIe 写入或读出一定的数据,然后 FPGA 通过 M\_AXI\_LITE 接口写入到 Reg\_wrAXI4lite\_0 或读取数据。Reg\_wrAXI4lite\_0 模块功能:定义了 20 个 32 位寄存器,双字地址(wr\_addr)0 到 9 为 FPGA 端可写寄存器,双字地址((rd\_addr))10 到 19 为 FPGA 端可读寄存器;xlslice\_1 用来进行数据宽度变换,在这里连接 LED 灯(LED1、LED2、LED3、LED4),可用上位机控制控制 LED 状态;dat\_gen\_0 模块:产生读写 Reg\_wrAXI4lite\_0 的地址和数据,前 10 个寄存器产生数据为32'h0000\_0000、32'h 1111\_1111、32'h2222\_2222..... 32'h9999\_9999,后 10 个寄存器地址中在这里只定义了双字地址为 12 的地址进行简单验证,复杂的测试功能自己去完成。此接口主要用于PCIe 通信时进行自定义寄存器控制。



上位机选择 xdma rw 工程

黑金动力社区 25/30





上位机先进行读寄存器测试,从 0 地址起读取 128Bytes,界面设置为:



运行后测试界面如下,与测试模块产生的数据一致:

黑金动力社区 26/30



然后再进行写寄存器测试, 从字节地址 0x30 起写入 0x0f,可以看到开发板上的 4 个 led 灯 (LED1、LED2、LED3、LED4) 灭,界面设置为:



运行的界面为:

黑金动力社区 27/30





然后看到开发板上的 4 个 LED (LED1、LED2、LED3、LED4)是熄灭的。再进行读寄存器测试,从 0 地址起读取 128Bytes,数据正确,界面设置为:



黑金动力社区 28/30





从字节地址 0x30 起再写入 0x00,可以看到开发板上的 4 个 led(LED1、LED2、LED3、LED4)灯亮,界面设置为:



黑金动力社区 29/30



运行的界面为:



然后看到开发板上的 4 个 LED 是亮的。

# 5 总结

上面介绍了 XDMA 的接口用法,在工程实践中自己需根据需求进行选择对应的方式,文中把这个几种方式统一在工程中,下面再归纳下:

- 1) 用户事件接口 用于 FPGA 事件通知上位机响应;
- 2) M AXI 接口 用于 PCIe 需 DMA 传输的场合,大量数据的快速传输;
- 3) M\_AXI\_BYPASS 接口 数据不需 DMA 传输的场合,数据传输效率比较低;
- 4) M\_AXI\_LITE 接口测试 此接口主要用于 PCIe 通信时进行自定义寄存器控制。

XDMA 的用法就介绍到这里了,如果想要连接 DDR3 内存,有兴趣的同学可以实验一下,这里不做介绍。

黑金动力社区 30/30